Beschreibung:
Die Intel® Intel Cyclone® 10 LP FPGAs sind für niedrige Kosten und geringen statischen Stromverbrauch optimiert und damit ideal für hochvolumige und kostensensitive Anwendungen.
Intel Cyclone 10 LP Bausteine bieten eine hohe Dichte an programmierbaren Gattern, On-Board-Ressourcen und Allzweck-I/Os. Diese Ressourcen erfüllen die Anforderungen an E/A-Erweiterungen und Chip-to-Chip-Schnittstellen. Die Intel Cyclone 10 LP Architektur eignet sich für intelligente und vernetzte Endanwendungen in vielen Marktsegmenten:
- Industrie und Automobil
- Rundfunk, drahtgebunden und drahtlos
- Compute und Speicher
- Regierung, Militär und Luft- und Raumfahrt
- Medizin, Verbraucher und intelligente Energie
Die kostenlose, aber leistungsstarke Intel Quartus® Prime Lite Edition Software-Suite mit Design-Tools erfüllt die Anforderungen verschiedener Benutzergruppen:
- Bestehende FPGA-Designer
- Embedded-Designer, die FPGAs mit Nios® II-Prozessor verwenden
- Studenten und Hobbyisten, die neu im FPGA-Bereich sind
Fortgeschrittene Benutzer, die Zugriff auf die vollständige IP Base Suite benötigen, können die Intel Quartus Prime Standard Edition abonnieren oder die Lizenz separat erwerben.
Eigenschaften:
Technologie
- Kostengünstige, stromsparende FPGA-Fabric
- Optionen für 1,0 V und 1,2 V Kernspannung
- Erhältlich in den Temperaturklassen Gewerbe, Industrie und Automobil
Verpackung
- Verschiedene Pakettypen und Footprints:
- FineLine BGA (FBGA)
- Enhanced Thin Quad Flat Pack (EQFP)
- Ultra FineLine BGA (UBGA)
- Micro FineLine BGA (MBGA)
- Mehrere Gerätedichten mit Pin-Migrationsmöglichkeit
- RoHS6-Konformität
Kernarchitektur
- Logische Elemente (LEs) - Look-up-Tabelle (LUT) mit vier Eingängen und Register
- Reichlich Routing/Metallverbindungen zwischen allen Les
Interne Speicherblöcke
- M9K-9-Kilobits (Kb) eingebettete SRAM-Speicherblöcke, kaskadierbar
- Konfigurierbar als RAM (Single-Port, einfacher Dual-Port oder echter Dual-Port), FIFO-Puffer oder ROM
Eingebettete Multiplikatorblöcke
- Ein 18 × 18 oder zwei 9 × 9 Multiplikator-Modi, kaskadierbar
- Komplette Suite von DSP-IPs für algorithmische Beschleunigung
Uhrennetzwerke
- Globale Uhren, die das gesamte Gerät steuern und alle Quadranten des Geräts versorgen
- Bis zu 15 dedizierte Taktpins, die bis zu 20 globale Takte treiben können
Phasenverriegelungsschleifen (PLLs)
- Bis zu vier universelle PLLs
- Bietet eine robuste Taktverwaltung und Synthese
Allzweck-E/As (GPIOs)
- Unterstützung mehrerer E/A-Standards
- Programmierbare E/A-Funktionen
- Echte LVDS- und emulierte LVDS-Sender und -Empfänger
- On-Chip-Terminierung (OCT)
SEU-Abschwächung
SEU-Erkennung während Konfiguration und Betrieb
Konfiguration
- Aktiv seriell (AS), passiv seriell (PS), schnell passiv parallel (FPP)
- JTAG-Konfigurationsschema
- Dekomprimierung der Konfigurationsdaten
- Ferngesteuertes System-Upgrade
Anwendungen:
Industrie und Automobil
Rundfunk, drahtgebunden und drahtlos
Compute und Speicher
Regierung, Militär und Luft- und Raumfahrt
Medizin, Verbraucher und intelligente Energie
Logische Elemente und Logik-Array-Blöcke
Das LAB besteht aus 16 Logikelementen (LE) und einem LAB-weiten Steuerblock. Ein LE ist die kleinste Logikeinheit in der Intel Cyclone 10 LP Gerätearchitektur. Jedes LE hat vier Eingänge, eine Look-Up-Tabelle (LUT) mit vier Eingängen, ein Register und eine Ausgangslogik. Die LUT mit vier Eingängen ist ein Funktionsgenerator, der jede Funktion mit vier Variablen implementieren kann.
Eingebettete Multiplikatoren
Jeder eingebettete Multiplikatorblock in Intel Cyclone 10 LP-Geräten unterstützt einen einzelnen 18 × 18-Bit-Multiplikator oder zwei einzelne 9 × 9-Bit-Multiplikatoren. Sie können die Multiplikatorblöcke kaskadieren, um breitere oder tiefere Logikstrukturen zu bilden.
Sie können den Betrieb der eingebetteten Multiplikatorblöcke mit den folgenden Optionen steuern:
- Parametrisieren Sie die entsprechenden IP-Cores mit dem Intel Quartus Prime Parameter-Editor
- Inferieren Sie die Multiplikatoren direkt mit VHDL oder Verilog HDL
Intel und Partner bieten beliebte DSP-IPs für Intel Cyclone 10 LP-Geräte an, darunter:
- Endliche Impulsantwort (FIR)
- Schnelle Fourier-Transformation (FFT)
- Funktionen eines numerisch gesteuerten Oszillators (NCO)
Für einen optimierten DSP-Designablauf integriert das DSP Builder-Tool die Intel Quartus Prime Software mit den MathWorks Simulink- und MATLAB-Designumgebungen.