DESCRIPCIÓN GENERAL

El ADP7118 es un regulador lineal CMOS de baja caída (LDO) que funciona de 2,7 V a 20 V y proporciona hasta 200 mA de corriente de salida. Este LDO de alto voltaje de entrada es ideal para la regulación de circuitos analógicos y de señal mixta de alto rendimiento que funcionan desde 19 V hasta carriles de 1,2 V. Utilizando una avanzada arquitectura patentada, el dispositivo proporciona un alto rechazo de la fuente de alimentación, bajo ruido y consigue una excelente respuesta transitoria de línea y carga con un pequeño condensador cerámico de salida de 2,2 µF. El ruido de salida del regulador ADP7118 es de 11 μV rms independiente de la tensión de salida para las opciones fijas de 5 V o menos.

El ADP7118 está disponible en 16 opciones de tensión de salida fija. Las siguientes tensiones están disponibles en stock: 1,2 V (ajustable), 1,8 V, 2,5 V, 3,3 V, 4,5 V y 5,0 V. Otras tensiones disponibles por pedido especial son 1,5 V, 1,85 V, 2,0 V, 2,2 V, 2,75 V, 2,8 V, 2,85 V, 3,8 V, 4,2 V y 4,6 V. Cada tensión de salida fija puede ajustarse por encima del punto de consigna inicial con un divisor de realimentación externo. Esto permite al ADP7118 proporcionar una tensión de salida de 1,2 V a VIN - VDO con alta PSRR y bajo ruido.

El arranque suave programable por el usuario con un condensador externo está disponible en los encapsulados LFCSP y SOIC.

El ADP7118 está disponible en un LFCSP de 6 terminales y 2 mm × 2 mm, lo que lo convierte no sólo en una solución muy compacta, sino que también proporciona un excelente rendimiento térmico para aplicaciones que requieren hasta 200 mA de corriente de salida en un espacio reducido y de bajo perfil. El ADP7118 también está disponible en TSOT de 5 terminales y SOIC de 8 terminales.

 

DATOS TÉRMICOS

Los valores máximos absolutos se aplican sólo individualmente, no en combinación. El ADP7118 puede resultar dañado si se superan los límites de temperatura de unión. El control de la temperatura ambiente no garantiza que TJ se encuentre dentro de los límites de temperatura especificados. En aplicaciones con alta disipación de potencia y baja resistencia térmica, puede ser necesario reducir la temperatura ambiente máxima. En aplicaciones con disipación de potencia moderada y baja resistencia térmica de la placa de circuito impreso (PCB), la temperatura ambiente máxima puede superar el límite máximo siempre que la temperatura de unión esté dentro de los límites especificados. La temperatura de unión del dispositivo depende de la temperatura ambiente, la disipación de potencia (PD) del dispositivo y la resistencia térmica de unión a ambiente del encapsulado (θJA).

 

TEORÍA DE FUNCIONAMIENTO

El ADP7118 es un regulador lineal LDO de baja corriente de reposo que funciona de 2,7 V a 20 V y proporciona hasta 200 mA de corriente de salida. El bajo consumo de 180 μA de corriente de reposo (típico) a plena carga hace que el ADP7118 sea ideal para equipos portátiles.

El consumo típico de corriente de apagado es inferior a 3 µA a temperatura ambiente.

Optimizado para su uso con condensadores cerámicos pequeños de 2,2 µF, el ADP7118 proporciona un excelente rendimiento transitorio.

Internamente, el ADP7118 consta de una referencia, un amplificador de error y un transistor de paso PMOS. La corriente de salida se suministra a través del dispositivo de paso PMOS, que está controlado por el amplificador de error. El amplificador de error compara la tensión de referencia con la tensión de realimentación de la salida y amplifica la diferencia. Si la tensión de realimentación es inferior a la tensión de referencia, la puerta del dispositivo PMOS desciende, permitiendo el paso de más corriente y aumentando la tensión de salida. Si la tensión de realimentación es mayor que la tensión de referencia, la puerta del dispositivo PMOS se tira hacia arriba, permitiendo que pase menos corriente y disminuyendo la tensión de salida.

 

Condensador de salida

El ADP7118 está diseñado para funcionar con condensadores cerámicos pequeños que ocupan poco espacio, pero funciona con condensadores de uso general siempre que se tenga cuidado con el valor de la resistencia efectiva en serie (ESR). La ESR del condensador de salida afecta a la estabilidad del lazo de control LDO. Se recomienda una capacitancia mínima de 2,2 µF con una ESR de 0,3 Ω o inferior para garantizar la estabilidad del ADP7118. La respuesta transitoria a los cambios en la corriente de carga también se ve afectada por la capacitancia de salida. El uso de un valor mayor de capacitancia de salida mejora la respuesta transitoria del ADP7118 a grandes cambios en la corriente de carga.