Descripción:

EP4CE10E22C8N pertenece a la serie de dispositivos FPGA Cyclone ® IV E de INTEL/ALTERA. La serie de productos muestra la ventaja líder de Intel en el suministro de FPGA de bajo consumo. Con arquitectura y chips mejorados, tecnología de proceso de semiconductores avanzada y herramientas de gestión de energía, el consumo de energía de Cyclone IV FPGA es superior al de Cyclone ® III FPGA reduce hasta en 25%.
Reducir el consumo de energía de los dispositivos lógicos programables aporta ventajas incomparables a muchas aplicaciones. Sin embargo, la reducción del consumo de energía es solo un aspecto del consumo de energía del sistema.
Si no se adopta la tecnología de reducción del consumo de energía, el uso de la tecnología de semiconductores submicrónicos aumentará significativamente el consumo de energía estática. Debido al aumento del umbral de corriente de fuga, la adopción de la tecnología de proceso submicrónico incrementará el consumo de energía estática.
Intel ha minimizado la corriente de fuga y, por tanto, ha reducido el consumo de energía estática mediante la adopción de la tecnología de proceso de bajo consumo (LP) utilizada habitualmente en componentes portátiles por los principales fabricantes de semiconductores. Esta avanzada tecnología reduce el tamaño físico y, combinada con la optimización de la arquitectura, puede ayudar a Cyclone ® IV FPGA minimiza el consumo de energía dinámica y estática. Intel en Cyclone ® IV FPGA adopta múltiples técnicas de mejora del proceso y la arquitectura, incluido el uso de materiales de baja constante dieléctrica, longitud de canal variable y espesor de la capa de óxido, y tensión umbral de múltiples transistores.

 

Aplicaciones:

Pequeñas aplicaciones:
Campo inalámbrico
Campo con cable
Ámbito de la radiodifusión
Sector industrial
Industrias de consumo y comunicación, etc.

 

Características:

La función de detección de errores de comprobación de redundancia cíclica (CRC) durante el modo de usuario es compatible con todos los dispositivos Cyclone IV GX. En los dispositivos Cyclone IV E, esta función solo es compatible con los dispositivos con una tensión de núcleo de 1,2 V.

■ Los dispositivos Cyclone IV E están mejorados para ofrecer el menor consumo, la mayor funcionalidad y el menor coste. Si su aplicación requiere transceptores de alta velocidad de hasta 3,125 Gbps, elija una variante de dispositivo GX; de lo contrario, elija una variante E para obtener una alta funcionalidad al menor coste.

Los dispositivos Cyclone IV E se ofrecen con tensiones internas de 1,0 V y 1,2 V.

Los dispositivos ■Cyclone IV E están disponibles en encapsulados Enhanced Thin Quad Flat Pack (EQFP) y FineLine BGA (FBGA) que ahorran espacio, con varios números de patillas de E/S.

Los dispositivos Cyclone IV E sólo tienen GPLL.

Los dispositivos Cyclone IV E proporcionan hasta 15 pines de reloj dedicados (CLK[15..1]) que pueden controlar hasta 20 GCLK. Los dispositivos Cyclone IV E admiten tres pines de reloj dedicados en el lado izquierdo y cuatro pines de reloj dedicados en los lados superior, derecho e inferior del dispositivo, excepto los dispositivos EP4CE6 y EP4CE10. Los dispositivos EP4CE6 y EP4CE10 sólo admiten tres clavijas de reloj dedicadas en el lado izquierdo y cuatro clavijas de reloj dedicadas en el lado derecho del dispositivo. Compruebe que la combinación de densidad de dispositivos elegida incluye suficientes PLL y recursos de enrutamiento de reloj para su diseño. Los recursos GCLK se comparten entre determinados PLL, lo que puede afectar a las entradas disponibles para su uso.

Los dispositivos Cyclone IV E están disponibles en cuatro velocidades: 6, 7, 8 y 9 (6 es la más rápida). Por lo general, los dispositivos más rápidos cuestan más.

La configuración FPP sólo es compatible con los dispositivos EP4CGX30 (sólo para el paquete F484), EP4CGX50, EP4CGX75, EP4CGX110, EP4CGX150 y todos los dispositivos Cyclone IV E.

La tensión VCCINT del núcleo del Cyclone IV E es de 1,2 V o 1,0 V.

Los dispositivos Cyclone IV E tienen ocho bancos de E/S.

Los dispositivos Cyclone IV E proporcionan hasta 15 pines de reloj dedicados (CLK[15..1]) que pueden controlar hasta 20 GCLK. Los dispositivos Cyclone IV E admiten tres pines de reloj dedicados en el lado izquierdo y cuatro pines de reloj dedicados en los lados superior, derecho e inferior del dispositivo, excepto los dispositivos EP4CE6 y EP4CE10. Los dispositivos EP4CE6 y EP4CE10 sólo admiten tres pines de reloj dedicados en el lado izquierdo y cuatro pines de reloj dedicados en el lado derecho del dispositivo.

Los dispositivos Cyclone IV E sólo tienen GPLL. Los GPLL se utilizan para aplicaciones de propósito general en el tejido y la periferia de la FPGA, como las interfaces de memoria externa.

■Hay un máximo de 20 bloques de control de reloj disponibles en cada dispositivo Cyclone IV E.