DESCRIPCIÓN

El búfer de bus de 2 hilos intercambiable en caliente LTC4307 permite la inserción de tarjetas de E/S en un backplane activo sin dañar los buses de datos y de reloj. El LTC4307 proporciona un búfer bidireccional, manteniendo aisladas las capacitancias de la placa base y de la tarjeta. El bajo offset y la alta tolerancia VOL permiten conectar en cascada varios dispositivos en los buses de reloj y datos. Si SDAOUT o SCLOUT están bajos durante 30 ms, el LTC4307 interrumpirá automáticamente la conexión del bus. En este momento el LTC4307 genera automáticamente hasta 16 pulsos de reloj en SCLOUT en un intento de liberar el bus. La conexión se reanudará si se libera el bus atascado.

Durante la inserción, las líneas SDA y SCL se precargan a 1V para minimizar las perturbaciones del bus. Cuando se activa, la entrada ENABLE permite al LTC4307 conectarse después de un bit de parada o bus inactivo. Si se pone a nivel bajo, ENABLE rompe la conexión entre SDAIN y SDAOUT, SCLIN y SCLOUT. READY es una salida de drenaje abierto que indica que los lados de la placa base y de la tarjeta están conectados.

 

CARACTERÍSTICAS

Búfer bidireccional con recuperación de bus bloqueado

60mV Offset del Buffer Independiente de la Carga

30ms Tiempo de espera de bus bloqueado

Compatible con dispositivos VOL I2C no conformes

Evita la corrupción de SDA y SCL durante la inserción y extracción de la placa base.

±5kV Modelo cuerpo humano Protección ESD

Aísla la línea de entrada SDA y SCL de la salida

Compatible con I2CTM, I2C Fast Mode y SMBus

LISTO Salida Open-Drain

Precarga de 1V en todas las líneas SDA y SCL

Pines SDA, SCL de alta impedancia para VCC = 0V

Encapsulados DFN y MSOP pequeños de 8 terminales (3 mm × 3 mm)

 

APLICACIONES

Inserción de placas en vivo

Servidores

Búfer de capacitancia/extensor de bus

Sistemas RAID

ATCA

 

OPERACIÓN

Puesta en marcha

Cuando el LTC4307 recibe alimentación por primera vez en su patilla VCC, ya sea durante el encendido o la inserción en tensión, se inicia en un estado de bloqueo por subtensión (UVLO), ignorando cualquier actividad en las patillas SDA o SCL hasta que VCC suba por encima de 2V (típ.). Esto es para asegurar que el LTC4307 no intente funcionar hasta que tenga suficiente voltaje para hacerlo.

Circuitos de conexión

Una vez activado el circuito de conexión, la funcionalidad de los pines SDAIN y SDAOUT es idéntica. Un bajo forzado en cualquiera de los pines en cualquier momento resulta en que ambos pines tengan voltajes bajos. El LTC4307 tolera tensiones bajas lógicas de CC del bus I2C hasta la especificación I2C VIL de 0,3 VCC. Cuando el LTC4307 detecta un flanco ascendente en el bus, desactiva sus dispositivos pull-down para tensiones de bus tan bajas como 0,48 V y activa sus aceleradores. Esta metodología maximiza la eficacia del circuito acelerador del tiempo de subida y mantiene la compatibilidad con los demás dispositivos de la familia de búferes de bus LTC4300. Se debe tener cuidado para asegurar que los dispositivos que participan en el estiramiento de reloj o arbitraje fuerzan tensiones lógicas bajas por debajo de 0,48V en las entradas del LTC4307.

Retrasos de propagación

Durante un flanco ascendente, el tiempo de subida en cada lado viene determinado por la resistencia de pull-up del bus y la capacitancia equivalente en la línea. Si las resistencias de pull-up son iguales, se produce una diferencia en el tiempo de subida que es directamente proporcional a la diferencia de capacitancia entre ambos lados. Este efecto se muestra en la Figura 2 para VCC = 5,5V y una resistencia de pull-up de 10k en cada lado (50pF en un lado y 150pF en el otro). Como el lado de salida tiene menos capacitancia que el de entrada, sube más rápido y el retardo de propagación efectivo es negativo.

 

INFORMACIÓN SOBRE APLICACIONES

Aplicación de amortiguación de capacitancia e inserción en tensión

El LTC4307 que aprovechan las funciones Hot SwapTM , de amortiguación de capacitancia y de precarga del LTC4307. Si las tarjetas de E/S se conectaran directamente a la placa base sin el LTC4307

todas las capacitancias de la placa base y de la tarjeta se sumarían directamente, lo que dificultaría el cumplimiento de los requisitos de tiempo de subida y de caída. Sin embargo, la colocación de un LTC4307 en el borde de cada tarjeta aísla la capacitancia de la tarjeta de la placa base. Para una tarjeta de E/S determinada, el LTC4307 controla la capacitancia de todo lo que hay en la tarjeta y la placa base sólo debe controlar la capacitancia del LTC4307, que es inferior a 10pF.