DESCRIPCIÓN

Los LTM9011-14 son convertidores A/D de 8 canales y muestreo simultáneo de 14 bits diseñados para digitalizar señales de alta frecuencia y amplio rango dinámico. El rendimiento de CA incluye una SNR de 73,1 dB y un rango dinámico libre de espurias (SFDR) de 88 dB. El bajo consumo por canal reduce el calor en aplicaciones con un elevado número de canales. La capacitancia de derivación integrada y la disposición de las patillas reduce el espacio necesario en la placa.
Las especificaciones de CC incluyen ±1LSB INL (típico), ±0,3LSB DNL (típico) y sin pérdida de códigos a lo largo de la temperatura. El ruido de transición es de 1,2 LSBRMS.
Las salidas digitales son LVDS serie para minimizar el número de líneas de datos. Cada canal emite dos bits a la vez (modo de 2 carriles). A frecuencias de muestreo más bajas existe la opción de un bit por canal (modo de 1 carril).
Las entradas ENC+ y ENC- pueden accionarse de forma diferencial o monofásica con una onda sinusoidal, PECL, LVDS, TTL o entradas CMOS. Un estabilizador interno del ciclo de trabajo del reloj permite un alto rendimiento a máxima velocidad para una amplia gama de ciclos de trabajo del reloj.

 

CARACTERÍSTICAS

ADC de muestreo simultáneo de 8 canales
73,1 dB SNR
88 dB SFDR
Baja potencia: 140mW/113mW/94mW por canal
Alimentación única de 1,8 V
Salidas LVDS serie: 1 ó 2 bits por canal
Rangos de entrada seleccionables: 1VP-P a 2VP-P
800MHz Ancho de banda a plena potencia S/H
Modos de apagado y siesta
Puerto serie SPI para configuración
Capacitancia de bypass interna, sin componentes externos
Paquete BGA de 140 patillas (11,25 mm × 9 mm)

 

APLICACIONES

Comunicaciones

Estaciones base de telefonía móvil
Radios definidas por software
Imagen médica portátil
Adquisición de datos multicanal
Ensayos no destructivos

INFORMACIÓN SOBRE APLICACIONES

FUNCIONAMIENTO DEL CONVERTIDOR
Los LTM9011-14 son convertidores A/D de bajo consumo, 8 canales, 14 bits,125Msps/105Msps/80Msps que se alimentan con una sola fuente de 1,8V. Las entradas analógicas deben manejarse diferencialmente. La entrada de codificación se puede manejar de forma diferencial para un rendimiento óptimo de fluctuación de fase, o de forma monopolar para un menor consumo de energía. Las salidas digitales son LVDS serie para minimizar el número de líneas de datos. Cada canal emite dos bits a la vez (modo de 2 carriles). A velocidades de muestreo más bajas, existe la opción de un bit por canal (modo de 1 vía). Se pueden elegir muchas características adicionales programando los registros de control de modo a través de un puerto serie SPI.
CIRCUITOS DE ACCIONAMIENTO DE ENTRADA

Filtrado de entrada

Si es posible, debe haber un filtro RC de paso bajo justo en las entradas analógicas. Este filtro de paso bajo aísla el circuito de accionamiento de la conmutación de muestreo y retención A/D, y también limita el ruido de banda ancha del circuito de accionamiento.

Referencia

El LTM9011-14 tiene una referencia de tensión interna de 1,25V. Para un rango de entrada de 2V utilizando la referencia interna, conecte SENSE a VDD. Para un rango de entrada de 1V utilizando la referencia interna, conecte SENSE a masa. Para un rango de entrada de 2V con una referencia externa, aplique una tensión de referencia de 1,25V a SENSE.
El rango de entrada puede ajustarse aplicando una tensión a SENSE comprendida entre 0,625V y 1,30V. El rango de entrada será entonces 1,6 VSENSE. La referencia es compartida por los ocho canales ADC, por lo que no es posible ajustar independientemente el rango de entrada de canales individuales.

Codificar entrada

La calidad de la señal de las entradas de codificación afecta en gran medida al rendimiento del ruido A/D. Las entradas de codificación deben tratarse como señales analógicas. Las entradas de codificación deben tratarse como señales analógicas, no las coloque junto a trazas digitales en la placa de circuito. Hay dos modos de funcionamiento para las entradas de codificación: el modo de codificación diferencial y el modo de codificación de un solo extremo. El modo de codificación diferencial se recomienda para entradas de codificación sinusoidales, PECL o LVDS. Las entradas de codificación están polarizadas internamente a 1,2V a través de una resistencia equivalente de 10k. Las entradas de codificación se pueden tomar por encima de VDD (hasta 3,6V), y el rango de modo común es de 1,1V a 1,6V. En el modo de codificación diferencial, ENC- debe permanecer al menos 200mV por encima de tierra para evitar disparar falsamente el modo de codificación single-ended. Para un buen rendimiento de fluctuación, ENC+ debe tener tiempos de subida y bajada rápidos.El modo de codificación single-ended debe utilizarse con entradas de codificación CMOS. Para seleccionar este modo, ENC- se conecta a masa y ENC+ se acciona con una entrada de codificación de onda cuadrada. ENC+ se puede llevar por encima de VDD (hasta 3,6V) por lo que se pueden utilizar niveles lógicos CMOS de 1,8V a 3,3V. El umbral de ENC+ es de 0,9V. Para un buen rendimiento de fluctuación, ENC+ debe tener tiempos de subida y bajada rápidos.