Description :

L'AD9146BCPZ est un convertisseur numérique-analogique (DAC) double à haute dynamique qui fournit un taux d'échantillonnage de 1230 MSPS, permettant la génération de porteuses multiples jusqu'à la fréquence de Nyquist.

L'AD9146BCPZ TxDAC+® comprend des fonctions optimisées pour les applications de transmission à conversion directe, y compris la modulation numérique complexe et la compensation de gain et d'offset. Les sorties DAC sont optimisées pour une interface transparente avec les modulateurs analogiques en quadrature, tels que la série ADL537x F-MOD d'Analog Devices, Inc. Une interface de port série à 3 fils permet la programmation et la relecture de nombreux paramètres internes. Le courant de sortie à pleine échelle peut être programmé sur une plage de 8,7 mA à 31,7 mA. L'AD9146BCPZ se présente sous la forme d'un LFCSP à 48 pattes.

Une technique propriétaire de commutation de la sortie du CNA améliore les performances dynamiques.
Les sorties de courant sont facilement configurables pour diverses topologies de circuits asymétriques ou différentiels.
L'interface numérique LVDS compacte offre un bus de données de largeur réduite.

 

Caractéristiques:

L'interface LVDS flexible permet le chargement d'octets ou de bits.
W-CDMA monoporteuse ACLR = 80 dBc à 122,88 MHz IF
Sortie analogique : réglable de 8,7 mA à 31,7 mA,
RL = 25 Ω à 50 Ω
L'interpolateur/modulateur complexe 2×/4× intégré permet de placer la porteuse à n'importe quel endroit de la bande passante du CNA.
Réglage du gain, du décalage en courant continu et de la phase pour la suppression des bandes latérales
Interfaces de synchronisation de puces multiples
Multiplicateur d'horloge PLL haute performance et à faible bruit
Filtre numérique sincère inverse
Faible consommation : 1,2 W à 1,0 GSPS, 800 mW à 500 MSPS, conditions de fonctionnement normales
48 fils, palette exposée LFCSP

 

Applications :

Infrastructure sans fil
W-CDMA, CDMA2000, TD-SCDMA, WiMAX, GSM, LTE
Synthèse numérique IF haute ou basse
Diversité d'émission
Communications à large bande : LMDS/MMDS, point à point

 

PRODUITS COMPLÉMENTAIRES

Modulateurs IQ : Famille ADL5370, ADL537x

Modulateurs IQ avec PLL et VCO : famille ADRF6701, ADRF670x

Pilotes d'horloge : Famille AD9516, AD951x

Outil de conception de régulateurs de tension : ADIsimPower

 

CARACTÉRISTIQUES TECHNIQUES

SPÉCIFICATIONS EN COURANT CONTINU, SPÉCIFICATIONS NUMÉRIQUES, SPÉCIFICATIONS EN COURANT ALTERNATIF,

TMIN à TMAX, AVDD33 = 3,3 V, DVDD18 = 1,8 V, CVDD18 = 1,8 V, IFS = 20 mA, fréquence d'échantillonnage maximale, sauf indication contraire.

Basé sur une résistance externe de 10 kΩ entre FSADJ et AVSS.

Le récepteur LVDS est conforme à la liaison à portée réduite IEEE 1596, sauf indication contraire.

 

RÉSISTANCE THERMIQUE

La pastille exposée (EPAD) du LFCSP à 48 pattes doit être soudée au plan de masse (AVSS). L'EPAD fournit une connexion électrique, thermique et mécanique à la carte.

Les valeurs typiques θJA, θJB et θJC sont spécifiées pour une carte à 4 couches et une carte à 8 couches à l'air libre. Le flux d'air augmente la dissipation de la chaleur, ce qui réduit efficacement les valeurs θJA et θJB.

EPAD soudé au plan de masse

 

THÉORIE DU FONCTIONNEMENT

Les performances élevées, la petite taille et la faible consommation d'énergie font de l'AD9146 un convertisseur numérique-analogique très intéressant pour les systèmes de communication câblés et sans fil. Le double chemin de signal numérique et la structure double DAC permettent une interface facile avec les modulateurs en quadrature courants lors de la conception de transmetteurs à bande latérale unique (SSB). L'AD9146 offre des caractéristiques qui permettent une synchronisation simplifiée avec les données entrantes et entre plusieurs dispositifs. Des CNA auxiliaires sont également fournis sur la puce. Les CNA auxiliaires peuvent être utilisés pour la compensation du décalage de la sortie en courant continu (pour la compensation de l'OL dans les émetteurs SSB) et pour l'adaptation du gain (pour l'optimisation de la réjection de l'image dans les émetteurs SSB).

 

MODE D'INTERFACE OCTET

En mode octet, le signal DCI est un bit de référence utilisé pour générer l'horloge d'échantillonnage des données et doit être aligné sur les données. L'octet le plus significatif des données doit correspondre à DCI high, et l'octet le moins significatif des données doit correspondre à DCI low. Le signal FRAME indique à quel DAC les données sont envoyées. Lorsque FRAME est élevé, les données sont envoyées au CNA I ; lorsque FRAME est bas, les données sont envoyées au CNA Q.