Description :

L'AD9154BCPZ est un convertisseur numérique-analogique (DAC) quadruple, 16 bits, à gamme dynamique élevée, qui fournit une fréquence d'échantillonnage maximale de 2,4 GSPS, permettant la génération de porteuses multiples jusqu'à la fréquence de Nyquist en mode bande de base. L'AD9154BCPZ comprend des fonctions optimisées pour les applications de transmission à conversion directe, notamment la modulation numérique complexe, la détection de la puissance du signal d'entrée et la compensation du gain, de la phase et de l'offset. Les sorties DAC sont optimisées pour s'interfacer de manière transparente avec le modulateur en quadrature (AQM) radiofréquence ADRF6720-27 d'Analog Devices, Inc. En mode mixage, le convertisseur AD9154BCPZ peut reconstruire des porteuses dans les deuxième et troisième zones de Nyquist. Une interface de port série (SPI) permet la programmation/lecture des paramètres internes. Le courant de sortie à pleine échelle peut être programmé sur une plage de 4 mA à 20 mA.

 

Caractéristiques:

Prise en charge des débits de données d'entrée jusqu'à 1 GSPS
Conception exclusive à faible niveau de distorsion et d'interférences
Porteuse unique LTE largeur de bande 20 MHz (BW), ACLR = 77 dBc à 180 MHz IF
Six porteuses GSM IMD = 78 dBc, espacement des porteuses de 600 kHz à 180 MHz IF
SFDR = 72 dBc à 180 MHz IF, -6 dBFS tonalité unique
Interface JESD204B flexible à 8 voies
Synchronisation de plusieurs puces
Latence fixe
Compensation de la latence du générateur de données
Détection de la puissance du signal d'entrée
Multiplicateur d'horloge à boucle à verrouillage de phase (PLL) haute performance et à faible bruit
Filtre numérique sincère inverse
Modulation numérique en quadrature utilisant un oscillateur à commande numérique (NCO)
Sélection de la bande de Nyquist - mode mixte
Filtres d'interpolation 1×, 2×, 4× et 8× sélectionnables
Faible consommation : 2,11 W à 1,6 GSPS, conditions de fonctionnement normales

 

Applications :

Stations de base LTE et GSM multiporteuses
Répéteurs à large bande
Radios logicielles
Communications à large bande
Radio à micro-ondes point à point
Diversité d'émission, entrées multiples/sorties multiples (MIMO)
Équipement d'essai automatisé

 

THÉORIE DU FONCTIONNEMENT

L'AD9154 est un convertisseur numérique-analogique quadruple 16 bits avec une interface SERDES. 8 voies série haute vitesse acheminent les données dans l'AD9154.

L'horloge des données d'entrée est dérivée de l'horloge de l'appareil, comme indiqué dans la spécification JESD204B.) Cette horloge peut être alimentée par une horloge de référence de boucle à verrouillage de phase (PLL) utilisée par la PLL intégrée pour générer une horloge DAC ou une horloge d'échantillonnage DAC externe directe et de haute fidélité. Le dispositif peut être configuré pour fonctionner en mode à une, deux, quatre ou huit voies, en fonction du débit de données d'entrée requis. Le quadruple CNA peut être configuré comme un dispositif à double liaison, chaque liaison JESD204B fournissant des données pour une paire de CNA double afin d'accroître la flexibilité de l'application.

Le chemin de données de traitement du signal de l'AD9154 offre quatre modes d'interpolation (1×, 2×, 4× et 8×) à travers trois filtres à demi-bande. Un filtre sincère inverse compense l'affaiblissement du signal sincère de sortie du CNA. Un modulateur numérique en phase et en quadrature recouvre une paire de signaux d'entrée du CNA à une fréquence FI dans la première zone de Nyquist du CNA programmé dans un ONC. Les réglages de gain, de phase, de décalage en courant continu et de retard de groupe peuvent prédistorsionner de manière programmable les signaux d'entrée du CNA afin d'améliorer les performances d'annulation de la bande latérale non désirée et de la traversée de l'OL d'un modulateur en quadrature analogique suivant l'AD9154 dans une chaîne de signaux d'émetteur.

Les noyaux DAC AD9154 fournissent une sortie de courant différentielle avec un courant nominal à pleine échelle de 20 mA. Les sorties de courant différentielles sont optimisées pour l'intégration avec le modulateur en quadrature large bande ADRF6720-27 d'Analog Devices.

L'AD9154 dispose d'un mécanisme de synchronisation multipuce, ainsi que d'un mécanisme permettant d'obtenir une latence déterministe (verrouillage de la latence). La latence de chaque DAC reste constante d'un établissement de liaison à l'autre. L'AD9154 utilise le signal JESD204B Subclass 1 SYSREF pour établir la synchronisation multichip.

Les différents blocs fonctionnels et l'interface de données doivent être configurés dans un ordre spécifique pour un fonctionnement correct (voir la section Device

Setup Guide). Cette fiche technique décrit en détail les différents blocs de l'AD9154, y compris les descriptions de l'interface JESD204B, les paramètres de contrôle et les différents registres qui configurent et surveillent le dispositif. La routine de démarrage recommandée établit de manière fiable la liaison de données.