説明

AD9146BCPZ はデュアル、ハイ・ダイナミック・レンジのデジタル・アナログ・コンバータ(DAC)で、1230MSPS のサンプル・レートを提供し、ナイキスト周波数までのマルチキャリア生成を可能にします。

AD9146BCPZ TxDAC+®は、複雑なデジタル変調、ゲイン補償、オフセット補償など、ダイレクト・コンバージョン送信アプリケーション用に最適化された機能を備えています。DAC出力は、アナログ・デバイセズ社のADL537x F-MODシリーズなどのアナログ直交変調器とシームレスにインターフェースできるように最適化されています。3線シリアル・ポート・インターフェースにより、多くの内部パラメータのプログラミング/リードバックが可能です。フルスケール出力電流は 8.7 mA ~ 31.7 mA の範囲でプログラムできます。AD9146BCPZ は 48 リード LFCSP で提供されます。

独自のDAC出力スイッチング技術により、ダイナミック性能が向上している。
電流出力は、様々なシングルエンドまたは差動回路トポロジー用に簡単に構成できます。
コンパクトなLVDSデジタル・インターフェースは、幅の狭いデータ・バスを提供します。

 

特徴

柔軟なLVDSインターフェースにより、バイトまたはニブルのロードが可能
シングルキャリアW-CDMA ACLR = 80 dBc at 122.88 MHz IF
アナログ出力:調整可能8.7 mA~31.7 mA、
RL = 25 Ω~50 Ω
内蔵の2×/4×インターポレーター/複素変調器により、DAC帯域幅のどこにでもキャリアを配置可能
サイドバンド抑制のためのゲイン、直流オフセット、位相調整
複数のチップ同期インターフェース
高性能、低ノイズPLLクロック逓倍器
デジタル逆シンクフィルタ
低消費電力:1.2 W @ 1.0 GSPS、800 mW @ 500 MSPS、フル動作条件
48リード、露出パドルLFCSP

 

アプリケーション

無線インフラ
W-CDMA、CDMA2000、TD-SCDMA、WiMAX、GSM、LTE
デジタルハイ/ローIF合成
送信ダイバーシティ
ワイドバンド通信LMDS/MMDS、ポイント・ツー・ポイント

 

コンパニオン製品

IQ変調器ADL5370、ADL537xファミリー

PLLおよびVCO付きIQ変調器:ADRF6701、ADRF670xファミリー

クロックドライバAD9516、AD951xファミリ

電圧レギュレータ設計ツールADIsimPower

 

仕様

直流仕様、デジタル仕様、交流仕様、

TMIN~TMAX、AVDD33=3.3V、DVDD18=1.8V、CVDD18=1.8V、IFS=20mA、最大サンプルレート。

FSADJ-AVSS間の外部抵抗10kΩに基づく。

LVDSレシーバーは、特に断りのない限り、IEEE1596縮小レンジリンクに準拠している。

 

熱抵抗

48 リード LFCSP の露出パッド(EPAD)は、グランドプレーン(AVSS)にはんだ付けする必要があります。EPAD は基板との電気的、熱的、機械的接続を提供する。

代表的なθJA、θJB、θJCの値は、静止空気中における4層基板と8層基板について規定されている。気流は熱放散を増加させ、θJAとθJBを効果的に減少させる。

グランドプレーンにはんだ付けされたEPAD

 

動作理論

高性能、小型、低消費電力の AD9146 は、有線および無線通信シス テムにとって非常に魅力的な DAC です。デュアル・デジタル信号経路とデュアル DAC 構造により、シングル・サイドバンド(SSB)トランスミッタを設計する際に、一般的な直交変調器との簡単なインターフェイスが可能になります。AD9146 は、受信データとの同期や複数のデバイス間の同期を簡素化する機能を提供します。補助 DAC もチップ上に用意されています。補助 DAC は出力の直流オフセット補正(SSB 送信機の LO 補正)やゲイン・マッチング(SSB 送信機のイメージ除去最適化)に使用できます。

 

バイト・インターフェース・モード

バイト・モードでは、DCI 信号はデータ・サンプリング・クロックの生成に使用される基準ビットであ り、データとタイム・アラインされるべきである。データの最上位バイトはDCIハイに対応し、データの最下位バイトはDCIローに対応する。FRAME信号は、データがどのDACに送られるかを示す。FRAMEがHighのとき、データはI DACに送られ、FRAMEがLowのとき、データはQ DACに送られる。