Описание:

ПЛИС Intel® Intel Cyclone® 10 LP оптимизированы для низкой стоимости и низкого статического энергопотребления, что делает их идеальными для крупносерийных и чувствительных к стоимости приложений.

Устройства Intel Cyclone 10 LP обеспечивают высокую плотность программируемых затворов, бортовых ресурсов и входов/выходов общего назначения. Эти ресурсы удовлетворяют требованиям расширения ввода-вывода и межчипового взаимодействия. Архитектура Intel Cyclone 10 LP подходит для интеллектуальных и подключенных конечных приложений во многих сегментах рынка:

  • Промышленность и автомобилестроение
  • Радиовещание, проводная и беспроводная связь
  • Вычисления и хранение данных
  • Правительство, военная и аэрокосмическая промышленность
  • Медицина, бытовая техника и интеллектуальная энергетика

Бесплатный, но мощный набор инструментов для проектирования Intel Quartus® Prime Lite Edition отвечает требованиям нескольких классов пользователей:

  • Существующие разработчики ПЛИС
  • Разработчики встраиваемых систем, использующие ПЛИС с процессором Nios® II
  • Студенты и любители, которые только начинают знакомиться с FPGA

Продвинутые пользователи, которым требуется доступ к полному набору IP Base Suite, могут подписаться на Intel Quartus Prime Standard Edition или приобрести лицензию отдельно.

 

Характеристики

Технология

  • Недорогая и маломощная ткань ПЛИС
  • Варианты напряжения ядра 1,0 В и 1,2 В
  • Выпускается в коммерческих, промышленных и автомобильных температурных классах

Упаковка

  • Несколько типов упаковки и размеров:

- FineLine BGA (FBGA)

- Улучшенная тонкая четырехслойная упаковка (EQFP)

- Ultra FineLine BGA (UBGA)

- Micro FineLine BGA (MBGA)

  • Различные плотности размещения устройств с возможностью переноса выводов
  • Соответствие RoHS6

Архитектура ядра

  • Логические элементы (ЛЭ) - четырехвходовая таблица просмотра (LUT) и регистр
  • Большое количество маршрутов/металлических соединений между всеми Лесами

Внутренние блоки памяти

  • M9K-9-килобитных (Кб) блоков встроенной памяти SRAM, каскадируемые
  • Возможность конфигурирования в качестве ОЗУ (однопортового, простого двухпортового или настоящего двухпортового), буферов FIFO или ПЗУ

Встроенные блоки умножения

  • Один множитель 18 × 18 или два множителя 9 × 9, каскадируемый
  • Полный набор ИС ЦОС для ускорения алгоритмов

Часовые сети

  • Глобальные часы, управляющие всем устройством, питающие все квадранты устройства
  • До 15 выделенных тактовых выводов, которые могут управлять до 20 глобальными тактовыми импульсами

Циклы с фазовой автоподстройкой (PLL)

  • До четырех PLL общего назначения
  • Обеспечивает надежное управление тактовыми генераторами и синтез

Входы/выходы общего назначения (GPIO)

  • Поддержка нескольких стандартов ввода/вывода
  • Программируемые функции ввода/вывода
  • Истинные LVDS и эмулированные LVDS передатчики и приемники
  • Оконечное устройство на кристалле (OCT)

Смягчение SEU

Обнаружение SEU во время настройки и эксплуатации

Конфигурация

  • Активный последовательный (AS), пассивный последовательный (PS), быстрый пассивный параллельный (FPP)
  • Схема конфигурации JTAG
  • Распаковка данных конфигурации
  • Удаленное обновление системы

 

Приложения:

Промышленность и автомобилестроение
Радиовещание, проводная и беспроводная связь
Вычисления и хранение данных
Правительство, военная и аэрокосмическая промышленность
Медицина, бытовая техника и интеллектуальная энергетика

 

Логические элементы и блоки логических массивов

LAB состоит из 16 логических элементов (LE) и блока управления LAB. ЛЭ - это наименьшая логическая единица в архитектуре устройства Intel Cyclone 10 LP. Каждый ЛЭ имеет четыре входа, четырехвходовую таблицу поиска (LUT), регистр и логику вывода. Четырехвходовая LUT представляет собой генератор функций, который может реализовать любую функцию с четырьмя переменными.

 

Встроенные умножители

Каждый встроенный блок умножения в устройствах Intel Cyclone 10 LP поддерживает один отдельный 18 × 18-разрядный умножитель или два отдельных 9 × 9-разрядных умножителя. Блоки умножения можно каскадировать для формирования более широких или глубоких логических структур.

Вы можете управлять работой встроенных блоков умножения с помощью следующих опций:

  • Параметризация соответствующих IP-ядер с помощью редактора параметров Intel Quartus Prime
  • Индукция умножителей непосредственно с помощью VHDL или Verilog HDL

Intel и партнеры предлагают популярные ИС ЦОС для устройств Intel Cyclone 10 LP, включая:

  • Конечная импульсная характеристика (FIR)
  • Быстрое преобразование Фурье (БПФ)
  • Функции осциллятора с числовым программным управлением (NCO)

Для упрощения процесса проектирования ЦОС инструмент DSP Builder интегрирует программное обеспечение Intel Quartus Prime со средами проектирования MathWorks Simulink и MATLAB.